文件名称:基于XDMA核和AXI4协议实现PCIE数据读写(一):工程建立
文件大小:517KB
文件格式:DOCX
更新时间:2023-09-08 08:40:50
Verilog PCIe AXI4 ARM通信
本工程通过Xilinx官方的XDMA核实现上位机和PCIE的通信,通过AXI4协议实现PCIE数据和ARM核的通信。工程内使用了XDMA核(官方)、AXI4Slave核(自编)、DMA核和ARM核,实现数据的通信。
文件名称:基于XDMA核和AXI4协议实现PCIE数据读写(一):工程建立
文件大小:517KB
文件格式:DOCX
更新时间:2023-09-08 08:40:50
Verilog PCIe AXI4 ARM通信
本工程通过Xilinx官方的XDMA核实现上位机和PCIE的通信,通过AXI4协议实现PCIE数据和ARM核的通信。工程内使用了XDMA核(官方)、AXI4Slave核(自编)、DMA核和ARM核,实现数据的通信。