21时钟电路的设计-详解webpack的proxytable无效的解决方案

时间:2021-07-09 19:24:50
【文件属性】:
文件名称:21时钟电路的设计-详解webpack的proxytable无效的解决方案
文件大小:12.99MB
文件格式:PDF
更新时间:2021-07-09 19:24:50
DSP+FPGA 图3.8 REGll7A电压转换模块 3.6.2其他周边电路的设计 3.6.2.1时钟电路的设计 在DSP+FPGA系统中,时钟电路是处理数字信息的基础,同时它也是产生 电磁辐射的要来源,其性能好坏直接影响到系统是否正常运行,所以时钟电路 在数字系统设计中占有至关重要的地位。 时钟电路的设计主要有三种:晶体电路、晶振电路、可编程时钟芯片电路。 1.晶体电路最为简单,只需晶体和2个电容,但驱动能力差,不能提供多

网友评论