IPCore,Vivado封装基础逻辑门IP核

时间:2021-10-24 13:15:08
【文件属性】:
文件名称:IPCore,Vivado封装基础逻辑门IP核
文件大小:25KB
文件格式:RAR
更新时间:2021-10-24 13:15:08
verilog 或门、非门、与非门、或非门、异或门、异或非门的IP核,8输入1输出,32位宽、1位宽,软件vivado,2017.2版本,verilog HDL语言
【文件预览】:
CSE_CSE_xorgate_1.0.zip
CSE_CSE_norgate_1.0.zip
CSE_CSE_orgate_1.0.zip
CSE_CSE_andgate_1.0.zip
CSE_CSE_nandgate_1.0.zip
CSE_CSE_notgate_1.0.zip
CSE_CSE_nxorgate_1.0.zip

网友评论