低功耗(LPS)VLSI 电路设计中的一些注意事项

时间:2023-03-09 00:32:34
低功耗(LPS)VLSI 电路设计中的一些注意事项

1. Non-Retention RAM/Register:

如果使用的RAM/Register本身在Power-Down状态下不可以保存自身的状态,那么一定要保证它们在power-up的时候会进行reset。

2. 芯片中power-down部分电路的输出信号:

power-down部分电路的输出信号如果可以被其他power-on部分的电路使用,那么这些信号一定要进行处理。避免x值传输到power-on部分电路。

处理方式有三种:latch (保存power-down前一时刻该输出信号的值),连接高电平(power-down后该输出信号的值将变为‘1’),连接低电平(power-down后该输出信号的值将变为‘0‘)。

这三种设定可以在cpf (common power format) file中来完成。

(CPF语法参考资料:https://www.si2.org/?page=811)

3. 状态机:

和Register 类似,一个状态机在power-up的过程中一定要reset。而且状态机在设计过程中一定要保证其鲁棒性,即一旦出现意外输入,状态机一定要可以reset。