cadence allegro 学习记录(一)

时间:2025-04-27 09:05:28

1、新建工程(project).opj文件,其中只含有原理图文件;新建设计(design).DSN,即原理图文件,会自动生成工程文件。

2、电源管脚必须进行连接,不能放置“noconnect”;

3、放置总线(BUS)时需要注意的事项

4、主题颜色设置:Options→Preference→ApplicationsTheme在SchematicTheme(原理图的主题颜色中修改)。

5、新建元件库:

6、导出网表:

7、输出pdf文件和bom清单

8、元器件绘制完成后可以通过Editpin对所有引脚名称进行统一修改。

9、元器件库与PCB库封装关联:通过“PCBFootprint”进行关联,即元器件属性中“PCBFootprint”的值(封装的名称)必须与封装库中对应的名称相同;“reference”和“value”的值也需要相同;

10、Capture自带元件库说明(元件库后缀.olb)

11、添加差分属性:

12、修改原理图页面大小:左侧框中选中页面,然后右键,选择“SchematicPageProperties”即可修改页面大小。

13、快捷键

14、常见错误解析:

15、原理图格点设置:Options→Preference→GridDisplay(左侧原理图格点设置,右侧元件库格点设置)。

16、电源和地是全局变量,不同页面也可以进行连接,不用添加分页符;

17、批量放置管脚:原理图页面右下角:placepinarray。

18、设计规则检查设置:PCB→DesignRulesChecks;

19、原理图中的封装名要和PCB中的封装名相同;

20、元件库中元件获取的方式: