时钟信号和复位信号的来源

时间:2024-02-18 15:27:35
  • 数字的总体复位信号来源于数字电路的电源VDD。模拟电路中有一个电压比较器,它包含一个阈值,当VDD上升到超过该阈值时,复位信号就拉高,否则就是低电平。假设VDD为1.8V,并且比较器的阈值为1.2V,当电压未升至1.2V之前时,复位信号为为0,当高于1.2V时复位信号为1。复位信号在模拟电路中常被称作POR(Power On Reset),即上电时产生的复位信号。复位信号在数字电路中常写作 rst_n, "_n"的意思是低电平有效,用低电平可以复位,取Negative一词的首字母,之所以用低电平复位,而不用高电平,就是因为上电过程中复位信号先为0,等超过阈值后才是1,也就是说,上电过程中一直复位住电路,直到电源电压达到一定幅度后才释放,恢复电路的*。由于时钟信号上电后必须稳定后才能让电路进入正常工作状态,单纯靠POR来决定电路什么时刻被释放仍然存在一定的风险,因此,一般在POR释放后,仍然会启动一个计数器,是电路再复位一段时间。
  • 最基本的复位信号是POR,但它只能在芯片上电时起到复位作用,而无法在芯片的运行过程中随时复位,因此,还可以添加其它复位手段,如增加某个引脚作为复位引脚,每个模块也可以拥有自己的软复位信号,用软件配置寄存器,起到复位模块的作用。
    -时钟信号的来源:
    1. 电阻和电容组成的振荡器(RC Osillator, RCO)
    2. 晶体或晶振
    3. 锁相环(Phase Locked Loop, PLL)