• [置顶] 开关电源的pcb设计规范

    时间:2022-06-27 14:18:13

    参数设置相邻导线间距必须能满足电气安全要求印制线的长度和宽度会影响其阻抗和感抗尽量加粗接地线若接地线很细按照电路的流程安排各个功能电路单元的位置在任何开关电源设计中,pcb板的物理设计都是最后一个环节,如果设计方法不当,pcb可能会辐射过多的电磁干扰,造成电源工作不稳定,以下针对各个步骤中所需注意的...

  • 高速PCB之EMC设计47则

    时间:2022-06-20 15:28:38

    高速PCB之EMC设计47则差模电流和共模电流辐射产生电流导致辐射,而非电压,静态电荷产生静电场,恒定电流产生磁场,时变电流既产生电场又产生磁场。任何电路中存在共模电流和差模电流,差模信号携带数据或有用信号,共模信号是差模模式的负面效果。差模电流大小相等,方向(相位)相反。由于走线的分布电容、电感、...

  • TI的CC2530EM ZigBee射频模块(原理图、PCB、设计指南)

    时间:2022-06-01 12:52:20

    TI的CC2530EMZigBee射频模块(原理图、PCB、设计指南)单单一个ZigBee芯片的程序开发就需要一个资深的专业团队,ZigBee通讯芯片是智能家居系统的心脏。目前市面上应用较多的是TI的CC2530系列智能家居方案,CC2530芯片协议简单,价格相对较低,缺点是可开发空间小导致可连接的...

  • Opencv+Python识别PCB板图片的步骤

    时间:2022-04-28 06:23:35

    这篇文章主要介绍了Opencv+Python识别PCB板图片的步骤,帮助大家更好的理解和使用python进行机器学习,感兴趣的朋友可以了解下

  • PCB设计中的20H原则

    时间:2022-04-26 20:12:41

    20H原则是指电源层相对地层内缩20H的距离,当然也是为抑制边缘辐射效应。在板的边缘会向外辐射电磁干扰。将电源层内缩,使得电场只在接地层的范围内传导。有效的提高了EMC。若内缩20H则可以将70%的电场限制在接地边沿,内缩100H则可以将98%的电场限制在内。20H规则的采用是指要确保电源平面的边缘...

  • Allegro绘制PCB流程

    时间:2022-04-20 06:02:06

    单位换算1mil=0.0254mm1mm=39.3701mil默认情况下我们更倾向于使用mil单位绘制PCB板。1新建工程,File-->New...-->[ProjectDirectory]显示工程路径-->[DrawingName]工程名称,Browse...可选择工程路径--...

  • 磁珠在PCB中的应用

    时间:2022-04-19 21:29:51

    1。磁珠的单位是欧姆,而不是亨特,这一点要特别注意。因为磁珠的单位是按照它在某一频率产生的阻抗来标称的,阻抗的单位也是欧姆。磁珠的DATASHEET上一般会提供频率和阻抗的特性曲线图,一般以100MHz为标准,比如1000R@100MHz,意思就是在100MHz频率的时候磁珠的阻抗相当于600欧姆。...

  • 中国澳门sinox很多平台CAD制图、PCB电路板、IC我知道了、HDL硬件描述语言叙述、电路仿真和设计软件,元素分析表

    时间:2022-04-13 03:59:49

    中国澳门sinox很多平台CAD制图、PCB电路板、IC我知道了、HDL硬件描述语言叙述、电路仿真和设计软件,元素分析表,可打开眼世界。最近的研究sinox执行windows版protel,powerpcb,autucad,认为非常麻烦。转念一想,sinox以下事实上也有非常多辅助设计软件可用,但是...

  • Protel99se教程七:创建PCB元件封装

    时间:2022-04-12 02:34:02

    在上一节课当中,我们给大家讲解了如何制作SCH原理图的元件库,这一节课,我们给大家讲解的是如何制作protel99se封装,在我们制作好元件好,需要制作对应的封装库,以供PCB设计所用.第一步:进入protel99se封装制作界面在PCB设计界面当中,我们可以在导航的封装选择器中如下图操作,进入pr...

  • Altium Designer 15 --- PCB 3D View

    时间:2022-04-03 00:49:36

    press3keytoswithto3Dview,andpressshiftkeyanddont'looseyourgrip,holdtherightmousebuttontoadjustangle.AltiumDesigner15---PCB3DView的更多相关文章AltiumDesigner1...

  • 画PCB

    时间:2022-03-13 10:54:03

    1.AD16Design中Boardshape没有redefineboardshape选项来修改板子的形状:{解决办法:在英文输入模式下按“1”键整个界面会变绿,此时就会有redefineboardshape选项了要退出此模式需要按“2”键即可退出。}2.在PCB布局时改变网格大小:{输入法切换到英...

  • PADS Layout VX.2.3 将PCB中的元器件封装保存到库

    时间:2022-02-15 23:12:19

    工具1:PADSLayoutVX.2.3菜单File>Library...,打开LibraryManager,点击CreateNewLib...新建一个库。使用快捷键Ctrl+Alt+F,打开SelectionFilter,在Object分页中,勾选Parts、Gluedparts全选PCB中...

  • Cadence 16.6 Allegro PCB操作技巧之:关闭与显示网络飞线

    时间:2022-02-13 02:39:47

        Cadence16.6的AllegroPCB功能还是比较强大的,之前一直用AltiumDesigner9,感觉还是挺简单与经典的,想顺便也把Cadence这个强大的工具软件用起来,目前也处于不断的搜索学习阶段,可能会遇到一些初级的问题,如关闭与显示网线飞线怎样设置呢?   软件不可能为我们布...

  • 用于COB工艺的PCB设计指导

    时间:2022-02-11 15:40:28

    绑定角度尽量在45°之内,多于这个角度,绑定时候,银线不好打入焊盘。而且打入焊盘的尾部可能短路到相邻的焊盘,绑定焊盘之间的间距一般在4MIL为极限,半场的工艺一般就这样了。而且焊盘离被绑定的IC引脚最小在0.6MM,最大不超过3MM,也就是他们之间。绑定的焊盘如果分为好几层,尽量地线焊盘在最内层。一...

  • 关于PCB走线能不能走锐角的讨论

    时间:2022-02-05 05:10:10

    (此文参考吴川斌的博客)很多PCB工程师都知道Layout走线时忌走直角,那么锐角能走吗?回答当然是否定的!为什么呢?这里先不说锐角对高速信号走线会不会造成负面影响,单从PCBDFM(可制造性设计)来看。PCB信号线形成锐角,会造成“酸角(acidtraps)”的问题。在PCB线路刻蚀环节,在“酸角...

  • PADS Layout VX.2.3 制作PCB封装(Decal)时,导入DXF文件

    时间:2022-01-21 00:28:28

    操作系统:Windows10x64工具1:PADSLayoutVX.2.3进入PCB封装编辑器(DecalEditor),点击DraftingToolbar>ImportDXFFile在FileImport窗口中,选择想要导入的DXF文件,点击打开。选择合适的单位,设置合适的层,点击OK。这样...

  • 十条最有效的PCB设计黄金法则

    时间:2022-01-15 23:57:41

    十条最有效的PCB设计黄金法则尽管目前半导体集成度越来越高,许多应用也都有随时可用的片上系统,同时许多功能强大且开箱即用的开发板也越来越可轻松获取,但许多使用案例中电子产品的应用仍然需要使用定制PCB。在一次性开发当中,即使一个普通的PCB都能发挥非常重要的作用。PCB是进行设计的物理平台,也是用于...

  • 我用C编的一个PCB的一个时间片、优先级的多线程的程序,希望高手看看那里错了?

    时间:2022-01-15 02:05:37

    #include "stdio.h"#include "stdlib.h"#define MAXPROCNUM 5#define WAIT 0#define RUN 1#define  FINISH 2#define TIME 0#define PRIO 1typedef struct  //def...

  • PCB的整个加工流程

    时间:2022-01-12 14:09:04

    1MI:制作生产流程卡,指导产线如何去生产出所需要的pcb。2内层:PCB,除了最便宜的单层板,简单的双层板,有时候需要使用4层6层8层,以实现复杂的连接关系和高密度,再就是减少干扰或者降低接地阻抗的目的除了上下两层,都是夹在中间的,所以是innternal,这些层可以布置其它的内容,并无严格要求。...

  • Allegro PCB Design GXL (legacy) 刷新PCB封装(Package)中的焊盘(Padstack)

    时间:2022-01-05 15:07:59

    AllegroPCBDesignGXL(legacy)version16.6-2015“人有失足,马有失蹄”。像这个电位器的封装的Pin6,在制作Padstack时,因没有添加SOLDERMASK_TOP、SOLDERMASK_BOTTOM这两个层。加上出Gerber后没有仔细检查,导致打样的PCB...