DP83848硬件设计及其调试

时间:2021-04-28 22:18:55
DP83848的硬件设计过程中注意:
工作模式(RMII/MII)的选择由39号RX_DV和7号SNI_MODE两个管脚的电平共同决定。
DP83848硬件设计及其调试
TD-/TD+和RD+/RD-在布线的时候按照差分线的规则来布,altiumdesigner中可以在原理图中将两对信号设置成差分的,PCB布线时候直接两条一起布就可以了。放置的differentialPair必须是相同的名字,例如下图中分别名为TD和RD,然后再放置XX_P和XX_N的网络标号。PCB编辑界面中点如下图所示的按钮进行差分线布线。
DP83848硬件设计及其调试 DP83848硬件设计及其调试DP83848硬件设计及其调试

PFBOUT、PFBIN1、PFBIN2,三个管脚用作电压反馈,每个管脚都会接一个 电容,尽量离管脚近一些,而且必须连在一起

DP83848硬件设计及其调试


DP83848的地址由PHYAD[4:0](总共是32个地址)决定,具体怎么决定请看芯片手册。当对PHY进行读操作发现读出的值都是0xffff时,如果硬件没问题,那就可以看一下是不是PHY的地址弄错了。一个简单的办法就是对0-31地址进行轮训,看哪个地址能读出正确的值。